<?xml version='1.0' encoding='UTF-8'?><?xml-stylesheet href='static/style.xsl' type='text/xsl'?><OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd"><responseDate>2026-04-21T09:37:51Z</responseDate><request verb="GetRecord" identifier="oai:ebiltegia.mondragon.edu:20.500.11984/6747" metadataPrefix="rdf">https://ebiltegia.mondragon.edu/oai/request</request><GetRecord><record><header><identifier>oai:ebiltegia.mondragon.edu:20.500.11984/6747</identifier><datestamp>2024-10-31T07:15:34Z</datestamp><setSpec>com_20.500.11984_460</setSpec><setSpec>col_20.500.11984_469</setSpec></header><metadata><rdf:RDF xmlns:rdf="http://www.openarchives.org/OAI/2.0/rdf/" xmlns:ow="http://www.ontoweb.org/ontology/1#" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:ds="http://dspace.org/ds/elements/1.1/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xmlns:doc="http://www.lyncode.com/xoai" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/rdf/ http://www.openarchives.org/OAI/2.0/rdf.xsd">
   <ow:Publication rdf:about="oai:ebiltegia.mondragon.edu:20.500.11984/6747">
      <dc:title>Effects of channel estimation and implementation on the performance on MIMO wireless systems</dc:title>
      <dc:creator>Mendicute, Mikel</dc:creator>
      <dc:contributor>Altuna Iraola, Jon</dc:contributor>
      <dc:contributor>Atxa Uribe, Vicente</dc:contributor>
      <dc:subject>ODS 9 Industria, innovación e infraestructura</dc:subject>
      <dc:description>Bit-rate and quality of service demands of new wireless communication standards are pushing&#xd;
signal theory and algorithm implementation to their limits. One of the main strategies which&#xd;
are being used to achieve the demanded rates is the multiple input-multiple output (MIMO)&#xd;
technique, which employs multiple antennas, both at transmission and reception.&#xd;
This PhD dissertation concentrates on the analysis of the e ects of channel estimation,&#xd;
specially complex due to the number of parameters to estimate, on the performance of MIMO&#xd;
detectors, focusing on both practical and theoretical aspects.&#xd;
The practical analysis has been addressed by designing and developing a real-time wireless&#xd;
MIMO communication platform. A whole 2 £ 2 system has been implemented which has&#xd;
allowed to evaluate the e ects of a real hardware implementation on the performance of&#xd;
the MIMO receiver. A zero-forcing (ZF) detector and a sphere decoder (SD) have been&#xd;
implemented in order to evaluate their degradation in bit error rate (BER) performance in a&#xd;
realistic environment including synchronization, channel estimation or quantization e ects.&#xd;
On the other hand, a simulation-based analysis has been carried out to evaluate the e ects&#xd;
of channel estimation on the comparative performance of the main detectors in fundamental&#xd;
MIMO systems, including narrowband, orthogonal frequency-division multiplexing (OFDM)&#xd;
and single-carrier with frequency-domain equalization (SCFDE) schemes. The e ects of&#xd;
channel estimation on iterative Turbo-MIMO systems have also been analyzed, proposing&#xd;
a performance prediction tool based on analytical extrinsic information transfer (EXIT)&#xd;
functions.&#xd;
Finally, a parallel decision-directed semi-iterative channel estimation architecture has&#xd;
been proposed which is specially designed to  t in  eld-programmable gate array (FPGA)&#xd;
devices and solves some of the problems of other iterative approaches with a moderate&#xd;
complexity.</dc:description>
      <dc:description>Haririk gabeko komunikazio estandar berrien zerbitzu-kalitate eta abiadura eskaerek seinalearen&#xd;
teoria eta algoritmoen hardware inplementazioa euren mugetaraino daramatzate. Aipatutako&#xd;
abiadurak lortzeko erabiltzen ari diren tekniketako bat, garrantzitsuena agian, MIMO&#xd;
(multiple input-multiple output) delako sistema da, non antena anitz erabiltzen diren, bai&#xd;
igorlean baita hartzailean ere.&#xd;
Doktoretza-tesi honen gai nagusia MIMO kanalaren estimazioan datza eta honek MIMO&#xd;
hartzailean duen efektua ikertzea du helburu, bereziki garrantzitsua suerta baitaiteke estimatu&#xd;
beharreko parametro kopuru handia dela eta. Bi bide ezberdin jarraitu dira ikerketa&#xd;
jorratzeko: bata praktikan oinarritua eta bestea, aldiz, teorian.&#xd;
Atal praktikoan denbora errealeko prototipaia plataforma bat diseinatu eta sortu da.&#xd;
Honetaz gain, 2 £ 2 MIMO sistema oso bat ere gauzatu da, benetako inplementazio baten&#xd;
eragina ikertzeko balio izan duelarik. Dekodi katzaile esferikoa eta ZF (zero-forcing) detektoreak&#xd;
gauzatu dira, sistema erreal baten ondorioak (sinkronizazioa, estimazioa, zenbakapena,&#xd;
e.a) kontutan hartu ahal izateko.&#xd;
Bestalde, simulazioetan oinarritutako ikerketa teorikoa ere jorratu da, kanalaren estimazioak&#xd;
MIMO hartzaile garrantzitsuenetan daukan eragina aztertuz. MIMO sistema mota&#xd;
nagusienak hartu dira kontuan: banda estukoa, OFDM (orthogonal frequency-divison multiplexing)&#xd;
eta SCFDE (single carrier with frequency-domain equalization). Era berean,&#xd;
kanalaren estimazioaren erroreak Turbo-MIMO direlako sistema iteratiboetan daukan eragina&#xd;
ere aztertu da, EXIT (extrinsic information transfer) funtzio analitikoetan oinarritutako&#xd;
ebaluaketa tresna proposatu delarik.&#xd;
Azkenik, aurreko ataletatik ateratako ondorioetan oinarrituz kanalaren estimazio iteratiborako&#xd;
arkitektura paraleloa proposatu da. Proposaturiko arkitektura hau erraz gauza&#xd;
daiteke FPGA ( eld-programmable gate array) gailu programagarri batean eta beste estimazio&#xd;
tekniken hainbat akats saihes ditzake konplexutasuna neurriz kanpo gehitu gabe.</dc:description>
      <dc:description>Las expectativas, tanto de calidad de servicio como de tasa de bits, de los nuevos estándares&#xd;
de comunicaciones inalámbricas están llevando la teoría de la señal y la implementación&#xd;
hardware de algoritmos a sus límites. Una de las técnicas que se están empleando para&#xd;
conseguir las tasas demandadas es la denominada MIMO (multiple input-multiple output), la&#xd;
cual consiste en la utilización de múltiples antenas, tanto en transmisión como en recepción.&#xd;
Esta tesis se centra en el análisis del efecto de la estimación de canal MIMO, especialmente&#xd;
compleja debido al número de parámetros a estimar, sobre el rendimiento de los detectores&#xd;
multiantena, centrándose tanto en aspectos prácticos como teóricos.&#xd;
El análisis práctico ha consistido en el desarrollo de una plataforma de prototipado de&#xd;
tiempo real para comunicaciones MIMO, así como en la implementación de un sistema&#xd;
completo 2 £ 2, el cual ha servido para evaluar el efecto de la implementación hardware&#xd;
sobre el rendimiento del receptor MIMO. Se han incluido el detector ZF (zero-forcing) y el&#xd;
decodi cador esférico dentro de un sistema hardware completo, permitiendo la evaluación&#xd;
de la degradación de las tasas BER (bit error rate) en entornos realistas donde se aprecian&#xd;
los efectos de los errores de sincronización, estimación de canal, cuanti cación, etc.&#xd;
Por otro lado, se ha desarrollado un estudio del efecto de la estimación de canal sobre el&#xd;
rendimiento comparativo de las principales técnicas de detección MIMO. Este análisis ha sido&#xd;
realizado tanto para sistemas de comunicaciones de banda estrecha como para sistemas de&#xd;
banda ancha basados en OFDM (orthogonal frequency-division multiplexing) y SCFDE (single&#xd;
carrier with frequency-domain equalization). Del mismo modo, se ha estudiado el efecto&#xd;
del error de estimación de canal en sistemas iterativos Turbo-MIMO básicos, proponiéndose&#xd;
una herramienta de predicción de tasas BER basada en funciones EXIT (extrinsic information&#xd;
transfer) analíticas.&#xd;
Por último, partiendo de las conclusiones obtenidas en los puntos anteriores, se ha propuesto&#xd;
una arquitectura paralela para estimación de canal iterativa, especialmente apropiada&#xd;
para ser implementada en dispositivos lógicos FPGA ( eld-programmable gate array). Dicha&#xd;
arquitectura soluciona varios de los problemas de otros esquemas iterativos introduciendo&#xd;
un aumento moderado de complejidad.</dc:description>
      <dc:date>2024-10-30T11:12:34Z</dc:date>
      <dc:date>2024-10-30T11:12:34Z</dc:date>
      <dc:date>2008</dc:date>
      <dc:date>2008-12-16</dc:date>
      <dc:type>http://purl.org/coar/resource_type/c_db06</dc:type>
      <dc:identifier>https://katalogoa.mondragon.edu/janium-bin/janium_login_opac.pl?find&amp;ficha_no=60449</dc:identifier>
      <dc:identifier>https://hdl.handle.net/20.500.11984/6747</dc:identifier>
      <dc:language>eng</dc:language>
      <dc:rights>© 2008 Mikel Mendicute Errasti</dc:rights>
      <dc:publisher>Mondragon Unibertsitatea. Goi Eskola Politeknikoa</dc:publisher>
   </ow:Publication>
</rdf:RDF></metadata></record></GetRecord></OAI-PMH>